インテルのみ表示可能 — GUID: mwh1409959651912
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959651912
Ixiasoft
3.1.2. メタスタビリティー解析に向けたシンクロナイザーの特定
インテル® Quartus® Prime開発ソフトウェアでメタスタビリティーのMTBF解析と最適化を可能にする最初のステップは、同期レジスターチェーンの一部を構成するレジスターを特定することです。 シンクロナイザー識別設定をグローバルに適用し、考えられるシンクロナイザーを自動的にリストすることができます。このリスト化は、Settings ダイアログボックスの Timing Analyzer ページにある Synchronizer identification オプションで行います。
ほとんどのインテルFPGA知的財産 (IP) コア内の同期チェーンはすでに特定されています。
関連情報