インテルのみ表示可能 — GUID: mwh1409959489991
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959489991
Ixiasoft
2.2. HDLのデザイン・ガイドライン
HDLコードでデザインを行う場合は、さまざまなHDLデザイン手法を合成ツールがどのように解釈するかや、想定される結果を理解することが重要です。
デザインスタイルは、ロジックの使用率やタイミング・パフォーマンス、およびデザインの信頼性に影響します。このセクションでは、基本的なデザイン手法について説明し、インテルFPGAデバイスをターゲットとするデザインの最適な合成結果を実現します。また、信頼性や安定性を損なう一般的な原因を回避します。ベスト・プラクティスとして、組み合わせロジックを設計する際は潜在的な問題を考慮し、クロックスキームに注意することで、デザインで同期機能を維持し、タイミングの問題を回避します。