インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザインの推奨事項

ID 683082
日付 8/03/2023
Public
ドキュメント目次

2.2.3.2. 非同期クロック分周の回避

デザインでは多くの場合、マスタークロックを分周して作成するクロックが必要です。ほとんどのインテルFPGAでは、提供されている専用のフェーズ・ロック・ループ (PLL) 回路でクロックを分周します。専用のPLL回路を使用すると、非同期クロック分周ロジックによって起こりうる多くの問題を回避することができます。

ロジックを使用してマスタークロックを分周する必要がある場合は常に、同期カウンターまたはステートマシンを使用します。さらに、デザインを作成する際は、レジスターで常に分周クロック信号を直接生成し、グローバル・クロック・リソースでクロックを配線するようにします。グリッチを回避するため、カウンターまたはステートマシンの出力をデコードしてクロック信号を生成しないでください。