インテルのみ表示可能 — GUID: mwh1409959505982
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959505982
Ixiasoft
2.2.3.2. 非同期クロック分周の回避
デザインでは多くの場合、マスタークロックを分周して作成するクロックが必要です。ほとんどのインテルFPGAでは、提供されている専用のフェーズ・ロック・ループ (PLL) 回路でクロックを分周します。専用のPLL回路を使用すると、非同期クロック分周ロジックによって起こりうる多くの問題を回避することができます。
ロジックを使用してマスタークロックを分周する必要がある場合は常に、同期カウンターまたはステートマシンを使用します。さらに、デザインを作成する際は、レジスターで常に分周クロック信号を直接生成し、グローバル・クロック・リソースでクロックを配線するようにします。グリッチを回避するため、カウンターまたはステートマシンの出力をデコードしてクロック信号を生成しないでください。