インテルのみ表示可能 — GUID: yrn1551992693015
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: yrn1551992693015
Ixiasoft
2.5.4.2. デザイン・アシスタントから視覚化ツールへのクロスプローブ
デザイン・アシスタントでは、規則違反からソースへのクロスプローブを、さまざまな インテル® Quartus® Primeデザイン視覚化ツールに対して行うことができます。次の例により、違反解析においてクロスプローブ位置から展開する方法を説明します。
次の例では、TMC-20010ロジックレベル深度の規則違反をRTL Viewerにクロスプローブします。
- デザイン・アシスタントで規則TMC-20010の違反ステータスが報告されています。デザイン・アシスタント・レポートで規則違反のいずれかを右クリックして、Locate Node > Locate in RTL Viewer をクリックします。
図 35. RTL Viewerでの位置の特定
クロスプローブにより、ドライバーレジスターの位置をRTL Viewerで特定することができます。
図 36. RTL Viewerにおけるドライバーレジスター - ロジックレベルの深さを完全に視覚化するには、レジスターを右クリックして Filter をクリックすることで、レジスターの Sources and Destinations を表示します。
図 37. 接続の展開