インテルのみ表示可能 — GUID: mwh1409959606408
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959606408
Ixiasoft
1.6.3. 加算器ツリー
加算器ツリーをターゲットのインテルFPGAデバイス・アーキテクチャーに一致するように適切に構造化することで、デザインの効率とパフォーマンスを大幅に向上させることができます。
大きな加算器ツリーを使用するアプリケーションの良い例は、有限インパルス応答 (FIR) 相関器です。パイプライン化された2値または3値加算器ツリーを適切に使用することで、結果の品質が大幅に向上します。