インテル® Quartus® Prime プロ・エディションのユーザーガイド: デザインの推奨事項

ID 683082
日付 8/03/2023
Public
ドキュメント目次

2.2.6. デザインのメタスタビリティーの管理

FPGAデザインでは、非同期信号の同期によってメタスタビリティーが発生することがあります。 インテル® Quartus® Prime開発ソフトウェアを使用して、メタスタビリティーによる平均故障間隔 (MTBF) を解析することができます。メタスタビリティーのMTBFが大きいほど、堅牢なデザインであることを示しています。