インテルのみ表示可能 — GUID: mwh1409959668113
Ixiasoft
1.4.1.1. 同期メモリーブロックの使用
1.4.1.2. サポートされないリセットおよびコントロール条件の回避
1.4.1.3. Read-During-Write動作の確認
1.4.1.4. RAMの推論と実装の制御
1.4.1.5. シングルクロック同期RAM (古いデータでのRead-During-Write動作)
1.4.1.6. シングルクロック同期RAM (新しいデータでのRead-During-Write動作)
1.4.1.7. シンプル・デュアルポート、デュアルクロック同期RAM
1.4.1.8. トゥルー・デュアルポート同期RAM
1.4.1.9. 混合幅デュアルポートRAM
1.4.1.10. バイト・イネーブル信号を備えるRAM
1.4.1.11. 電源投入時の初期のメモリーコンテンツの指定
インテルのみ表示可能 — GUID: mwh1409959668113
Ixiasoft
3.4.1. タイミング・アナライザーに向けた完全なシステム中心のタイミング制約の適用
インテル® Quartus® Primeのメタスタビリティー機能を有効にするには、タイミング・アナライザーをタイミング解析に使用していることを確認してください。
デザインのタイミングが完全に制約され、タイミング要件を満たしていることを確認します。同期チェーンがタイミング要件を満たしていない場合は、MTBFを計算することができません。クロックドメインの制約が正しく設定されていない場合は、無関係な、または非同期のクロックドメインにある回路間での信号転送が誤って識別される可能性があります。
FPGA中心のタイミング制約ではなく、業界標準のシステム中心のI/Oタイミング制約を使用します。
set_max_delay 制約の代わりに set_input_delay 制約を使用して各入力ポートをクロックドメインに関連付けることで、同期レジスター識別時の誤検出をなくします。