このドキュメントの新しいバージョンが利用できます。お客様は次のことを行ってください。 こちらをクリック 最新バージョンに移行する。
1.1. パーシャル・リコンフィグレーション用語
1.2. パーシャル・リコンフィグレーション・プロセス・シーケンス
1.3. 内部ホストのパーシャル・リコンフィグレーション
1.4. 外部ホストのパーシャル・リコンフィグレーション
1.5. パーシャル・リコンフィグレーション・デザインの考慮事項
1.6. パーシャル・リコンフィグレーション・デザイン・フロー
1.7. 階層型パーシャル・リコンフィグレーション
1.8. パーシャル・リコンフィグレーション・デザインのタイミング解析
1.9. パーシャル・リコンフィグレーション・デザインのシミュレーション
1.10. パーシャル・リコンフィグレーション・デザインのデバッグ
1.11. PRビットストリームのセキュリティー検証 (インテルStratix 10および インテル® Agilex™ デザイン)
1.12. PRビットストリームの圧縮および暗号化 (インテルArria 10および インテル® Cyclone® 10 GXデザイン)
1.13. PRプログラミング・エラーの回避
1.14. PRデザインのバージョン互換コンパイル・データベースのエクスポート
1.15. パーシャル・リコンフィグレーション・デザインの作成の改訂履歴
1.6.1. ステップ1 : パーシャル・リコンフィグレーションのリソースの特定
1.6.2. ステップ2 : デザイン・パーティションの作成
1.6.3. ステップ3 : デザインのフロアプラン
1.6.4. ステップ4 : Partial Reconfiguration Controller Intel FPGA IPの追加
1.6.5. ステップ5 : ペルソナの定義
1.6.6. ステップ6 : ペルソナのリビジョンの作成
1.6.7. ステップ7 : ベースリビジョンのコンパイルとスタティック領域のエクスポート
1.6.8. ステップ8 : PR実装リビジョンのセットアップ
1.6.9. ステップ9 : FPGAデバイスのプログラミング
2.1. 内部および外部PRホスト・コンフィグレーション
2.2. Partial Reconfiguration Controller Intel® FPGA IP
2.3. Partial Reconfiguration Controller Intel Arria 10/Cyclone 10 FPGA IP
2.4. Partial Reconfiguration External Configuration Controller Intel® FPGA IP
2.5. Partial Reconfiguration Region Controller Intel® FPGA IP
2.6. Avalon-MM Partial Reconfiguration Freeze Bridge Intel® FPGA IP
2.7. Avalon-ST Partial Reconfiguration Freeze Bridge Intel® FPGA IP
2.8. インテルFPGA IPの生成およびシミュレーション
2.9. インテル® Quartus® Primeプロ・エディション ユーザーガイド : パーシャル・リコンフィグレーションのアーカイブ
2.10. パーシャル・リコンフィグレーション・ソリューションIPユーザーガイド 改訂履歴
1.6. パーシャル・リコンフィグレーション・デザイン・フロー
PRデザインフローには、初期のプランニングが必要です。このプランニングでは、1つまたは複数のデザイン・パーティションを設定し、フロアプランで配置の割り当てを決定します。PRパーティションを適切にプランニングすることにより、デザイン領域の使用率とパフォーマンスが向上します。 インテル® Quatus® Pime開発ソフトウェアでは、ネストされたPR領域をHPRフローの一部として作成することもできます。子PR領域の再プログラミングは、親またはスタティック領域には影響を与えません。HPRフローでは、親領域を再プログラミングすると、関連付けられた子領域の再プログラミングがデフォルトの子ペルソナによってされます。このとき、スタティック領域は影響を受けません。HPRフローでは、デザインで作成できるサブパーティションの数には制限はありません。
PRデザインフローでは、 インテル® Quatus® Pime開発ソフトウェアのプロジェクト・リビジョン機能を使用します。初期デザインはベースリビジョンです。ベースリビジョンでFPGA上のスタティック領域境界とリコンフィグレーション領域を定義します。ベースリビジョンから、複数のリビジョンを作成します。この複数のリビジョンには、PR領域のさまざまな実装が含まれています。ただし、すべてのPR実装リビジョンで、ベースリビジョンからの同一の最上位の配置配線結果を使用します。
図 17. パーシャル・リコンフィグレーション・デザイン・フロー