PCI Express* 用のインテル® Stratix® 10 HタイルおよびLタイル Avalon® メモリー・マップド・ハードIPユーザーガイド

ID 683667
日付 6/03/2020
Public
ドキュメント目次

1.8. PCI Express IPコア・パッケージのレイアウト

インテルStratix 10デバイスには、個別のトランシーバー・タイルに実装された高速トランシーバーがあります。トランシーバー・タイルは、デバイスの左側と右側にあります。

各24チャネル・トランシーバーのLまたはHタイルには、強化されたロジックで実装された1つのx16 PCIe IPコアが含まれています。次の図は、インテルStratix 10デバイス内のPCIe IPコアのレイアウトを示しています。LタイルおよびHタイルはどちらもオレンジ色です。Eタイルは緑色で示されています。

図 3. 4つのPCIeハードIPコアおよび96のトランシーバー・チャネルを備えたインテルStratix 10 GX/SXデバイス
図 4. 2つのPCIeハードIPコアおよび48のトランシーバー・チャネルを備えたインテルStratix 10 GX/SXデバイス
図 5. 2つのPCIeハードIPコアおよび48のトランシーバー・チャネルを備えたインテルStratix 10 GX/SXデバイス - 両側にトランシーバーあり
図 6. 2つのトランシーバー・タイルおよび48のトランシーバー・チャネルを備えたインテルStratix 10移行デバイス
注:
  1. インテルStratix 10移行デバイスには、インテルArria 10移行デバイスと一致する2つのLタイルが含まれています。
図 7. 1つのPCIeハードIPコアおよび24のトランシーバー・チャネルを備えたインテルStratix 10 GX/SXデバイス
図 8. 1つのPCIeハードIPコアおよび144のトランシーバー・チャネルを備えたインテルStratix 10 TXデバイス
注:
  1. インテルStratix 10 TXデバイスは、EタイルおよびHタイルの組み合わせを使用します。
  2. 5つのEタイルは、57.8G PAM-4および28.9G NRZバックプレーンをサポートします。
  3. 1つのHタイルは、最大28.3Gバックプレーンおよび最大Gen3 x16の PCIe* をサポートします。
図 9. 1つのPCIeハードIPコアおよび96のトランシーバー・チャネルを備えたインテルStratix 10 TXデバイス
注:
  1. インテルStratix 10 TXデバイスは、EタイルおよびHタイルの組み合わせを使用します。
  2. 3つのEタイルは、57.8G PAM-4および28.9G NRZバックプレーンをサポートします。
  3. 1つのHタイルは、最大28.3Gバックプレーンおよび最大Gen3 x16の PCIe* をサポートします。
図 10. 2つのPCIeハードIPコアおよび72のトランシーバー・チャネルを備えたインテルStratix 10 TXデバイス
注:
  1. インテルStratix 10 TXデバイスは、EタイルおよびHタイルの組み合わせを使用します。
  2. 1つのEタイルは、57.8G PAM-4および28.9G NRZバックプレーンをサポートします。
  3. 2つのHタイルは、最大28.3Gバックプレーンおよび最大Gen3 x16の PCIe* をサポートします。