PCI Express* 用のインテル® Stratix® 10 HタイルおよびLタイル Avalon® メモリー・マップド・ハードIPユーザーガイド

ID 683667
日付 6/03/2020
Public
ドキュメント目次

1.6. パフォーマンスおよびリソース使用率

Avalon-MMインテルStratix 10バリアントには、ソフトロジックで実装されたAvalon-MM DMAブリッジが含まれています。強化されたプロトコルスタックのフロントエンドとして動作します。次のリソース使用率の表は、Gen1 x1およびGen3 x8 Simple DMAの動的に生成されたデザイン例の結果を示しています。

結果は、インテルQuartus Primeプロ・エディション開発ソフトウェアの現在のバージョンのものです。M20Kメモリーブロックを除いて、数値は最も近い50に切り上げられます。

表 5.  PCI Express IPコア用のAvalon-MMインテルStratix 10ハードIPのリソース使用率

バリアント

一般的なALM

M20Kメモリーブロック1

ロジックレジスター

Gen1 x1

3,018

64

4,690
Gen3 x8 15,976 69 32,393
1 これらの結果には、デザインに含まれている2つのオンチップメモリーおよびPCIe DMA 256ビットのControllerの実装に必要なロジックが含まれています。