PCI Express* 用のインテル® Stratix® 10 HタイルおよびLタイル Avalon® メモリー・マップド・ハードIPユーザーガイド
ID
683667
日付
6/03/2020
Public
7.1.1. レジスターアクセスの定義
7.1.2. PCIコンフィグレーション・ヘッダー・レジスター
7.1.3. PCI Express機能構造
7.1.4. インテル定義のVSEC Capabilityヘッダー
7.1.5. Uncorrectable Internal Error Status (修正不可能な内部エラーステータス) レジスター
7.1.6. Uncorrectable Internal Error Mask (修正不可能な内部エラーマスク) レジスター
7.1.7. Correctable Internal Error Status (修正可能な内部エラーステータス) レジスター
7.1.8. Correctable Internal Error Mask (修正可能な内部エラーマスク) レジスター
10.5.1. ebfm_barwrプロシージャー
10.5.2. ebfm_barwr_immプロシージャー
10.5.3. ebfm_barrd_waitプロシージャー
10.5.4. ebfm_barrd_nowtプロシージャー
10.5.5. ebfm_cfgwr_imm_waitプロシージャー
10.5.6. ebfm_cfgwr_imm_nowtプロシージャー
10.5.7. ebfm_cfgrd_waitプロシージャー
10.5.8. ebfm_cfgrd_nowtプロシージャー
10.5.9. BFMコンフィグレーション・プロシージャー
10.5.10. BFM共有メモリー・アクセス・プロシージャー
10.5.11. BFMログおよびメッセージ・プロシージャー
10.5.12. Verilog HDL Formattingファンクション
6.1.1.2. 書き込みDMA Avalon-MMマスターポート
Write Data Moverモジュールは、メモリー書き込み要求を発行する前に、このインターフェイスを使用してAvalon-MMアドレス空間からデータをフェッチし、データを PCIe* システムメモリーに転送します。
| 信号名 |
入力/出力 |
説明 |
|---|---|---|
| wr_dma_read_o |
出力 |
アサートされると、Write DMAモジュールが Avalon-MMアドレス空間のメモリー・コンポーネントからデータを読み出し、PCIeアドレス空間に書き込むことを示します。 |
| wr_dma_address_o[63:0] |
出力 |
Avalon-MMアドレス空間のメモリー・コンポーネントから読み出されるデータのアドレスを指定します。 |
| wr_dma_read_data_i[255:0] |
入力 |
Write DMAモジュールがPCIeアドレス空間に書き込む完了データを指定します。 |
| wr_dma_burst_count_o[4:0] |
出力 |
バーストカウントを256ビットワードで指定します。 |
| wr_dma_wait_request_i |
入力 |
アサートされると、メモリーが読み出される準備ができていないことを示します。 |
| wr_dma_read_data_valid_i |
入力 |
アサートされると、wr_dma_read_data_valid_i が有効であることを示します。 |
図 40. 書き込みDMA Avalon-MMマスターによるFPGAメモリーからのデータ読み出し