PCI Express* 用のインテル® Stratix® 10 HタイルおよびLタイル Avalon® メモリー・マップド・ハードIPユーザーガイド

ID 683667
日付 6/03/2020
Public
ドキュメント目次

7.1.4.1. インテル定義のVendor Specificヘッダー

表 55.  インテル定義のVendeor Specificヘッダー - 0xB84

ビット

レジスターの説明

デフォルト値

アクセス

[31:20] VSEC Length。この構造をバイト単位で表した長さの合計です。 0x5C RO

[19:16]

VSEC。ユーザーによるコンフィグレーションが可能なVSECリビジョンです。 使用不可

RO

[15:0]

VSEC ID。ユーザーによるコンフィグレーションが可能なVSEC IDです。このIDをご自身のVendor IDに変更する必要があります。 0x1172

RO