PCI Express* 用のインテル® Stratix® 10 HタイルおよびLタイル Avalon® メモリー・マップド・ハードIPユーザーガイド

ID 683667
日付 6/03/2020
Public
ドキュメント目次

7.1.4. インテル定義のVSEC Capabilityヘッダー

次の図では、インテル定義のVSEC Capabilityのアドレスマップおよびレイアウトを示しています。
図 56. Vendor-Specific Extended Capabilityのアドレスマップおよびレジスターレイアウト
表 54.  インテル定義のVSEC Capabilityヘッダー - 0xB80

ビット

レジスターの説明

デフォルト値

アクセス

[31:20] Next Capability Pointer。値は、次に実装されるCapability Structureの開始アドレスです。それ以外の場合は、NULLです。 可変 RO

[19:16]

Version。VSECバージョンに対する、PCIe仕様で定義されている値です。 1

RO

[15:0]

PCI Express Extended Capability ID。VSEC Capability IDに対する、PCIe仕様で定義されている値です。 0x000B

RO