インテルのみ表示可能 — GUID: qrz1522134818440
Ixiasoft
2.1. インテル® Stratix 10® エンベデッド・メモリー・ブロックにおけるバイトイネーブル
2.2. アドレス・クロック・イネーブルのサポート
2.3. 非同期クリアと同期クリア
2.4. メモリーブロックの誤り訂正コードのサポート
2.5. Force-to-Zero
2.6. コヒーレント読み出しメモリー
2.7. フリーズロジック
2.8. トゥルー・デュアル・ポート・デュアル・クロック・エミュレーター
2.9. インテル® Stratix 10® でサポートされているエンベデッド・メモリーIPコア
2.10. インテル® Stratix 10® エンベデッド・メモリーのクロッキング・モード
2.11. インテル® Stratix 10® エンベデッド・メモリーのコンフィグレーション
2.12. 読み出しアドレスレジスターおよび書き込みアドレスレジスターの初期値
インテルのみ表示可能 — GUID: qrz1522134818440
Ixiasoft
2.4.3. ECC Read-During-Writeの動作
M20Kブロックの場合は、Old DataまたはDon't Careの出力モードのいずれかを選択することができます。デフォルトで、混合ポートのRead-During-WriteモードはDon't Careに設定されています。混合ポートのRead-During-WriteがDon't Careに設定されている場合、RAMのデータ出力とeccstatusはどちらも「X」になります。ただし、混合ポートのRead-During-WriteモードがOld Dataに設定されている場合、RAMのデータ出力は古いデータになり、ECCステータスは決定的な値になります。