5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
2.1.6. HPSペリフェラルのリセット管理
HPSペリフェラルおよびサブシステムには、特定のリセットシーケンス要件があります。SoC EDSで提供されるブートローダー・ソフトウェアは、リセット・マネージャーの章に記載されている要件に基づきリセット管理シーケンスを実装します。
ガイドライン: SoC EDSの最新のブートローダー・ソフトウェアを使用しHPSリセットを管理します。
要求されるソフトウェア・フローに関する詳細は、Intel Stratix 10 Hard Processor System Technical Reference Manualの「Reset Manager」の章を参照ください。