5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
4.1. タイミングに関する考慮事項
システムをコンフィグレーションする際に、以下のPHYインターフェイスを選択することができます。
- HPS EMAC PHYインターフェイス
- Reduced Media Independent Interface (RMII)
- Reduced Gigabit Media Independent Interface (RGMII)
- FPGA I/Oを介して接続されるPHYインターフェイス
- GMII/MII
- RMII—MII-to-RMIIアダプターを使用
-
Serial Gigabit Media Independent Interface (SGMII)—GMII-to-SGMIIアダプターを使用
- インテル® Management Data Input/Output (MDIO)
- GMII/MII
これらPHYインターフェイスのタイミングに関する考慮事項の詳細は、「HPSインターフェイスにおけるデザイン・ガイドライン」の章にある内容をそれぞれ参照してください。