インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: meo1522338819457
Ixiasoft
5.10.4. HPSブートオプションの選択
インテル® Quartus® Primeプロ・エディションの「FPGA Interfaces」タブにある「HPS Boot Source」サブウィンドウから、コンフィグレーションとブートモードを選択する必要があります。
- FPGA Configuration First: SDMは、FPGAコアおよびすべてのペリフェラルI/Oをコンフィグレーションした後に、FSBLをHPSオンチップRAMにロードし、HPSをリセットから解除します。初期コンフィグレーショ中にエラーが発生した場合、HPSはリセットから解除されません。
- HPS First: SDMはHPS SDRAMに必要なI/Oのみをコンフィグレーションし、HPSをリセットから解除する前にFSBLをHPSオンチップRAMにロードします。FPGAコアおよびほかの未使用のI/Oはコンフィグレーショされません。HPSがFPGAの残りの部分をコンフィグレーションします。