5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
2.3.4. フラッシュ・インターフェイスのデザイン・ガイドライン
ガイドライン: QSPIフラッシュをSoCデバイスに接続します。
HPSにはQSPIフラッシュ・コントローラーがありません。HPSは、SDMのQSPIコントローラーにアクセスできます。
インテル® Stratix® 10 SoC開発キットは、MT25QU02GCBB8E12-0SIT QSPIフラッシュメモリーを使用しています。このデバイスは、SDM QSPIコントローラーで動作することが分かっています。
QSPIフラッシュをSDM QSPIインターフェイスに接続する際の考慮事項については、Intel Stratix 10 Hard Processor System Technical Reference Manualを参照ください。