インテルのみ表示可能 — GUID: lnc1501697709886
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: lnc1501697709886
Ixiasoft
2.1.5. 内部クロック
HPSクロックのコンフィグレーション・プランニング・ガイドラインの説明に従いHPSクロックのコンフィグレーションを検証後、ソフトウェア制御下でHPSクロックの設定を実装する必要があります。これは通常、ブートローダー・ソフトウェアによって行われます。また、HPSとFPGA間でリファレンス・クロックを転送するためのガイドラインにも従う必要があります。
ガイドライン: HPSとFPGA間でPLLをカスケード接続しないでください。
FPGAとHPS間でPLLをカスケード接続することは特性評価されていません。ジッター解析を行わない限り、FPGAとHPS PLLをチェーン接続しないでください。HPSからの出力クロックは、FPGAのPLLに供給されることを目的にしていません。
ソフトウェア制御下でHPS PLLおよびクロックを管理するには特定の要件があります。
詳細は、Intel Stratix 10 Hard Processor System Technical Reference Manualの「Clock Manager」の章を参照ください。