インテルのみ表示可能 — GUID: snz1501700195428
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: snz1501700195428
Ixiasoft
2.2.2. HPS I/Oの設定: 制約とドライブ強度
ガイドライン: HPS専用I/Oに向けてI/O設定を正しくコンフィグレーションしていることを確認してください。
HPSピン位置の割り当ては、HPSを含むプラットフォーム・デザイナー・システムを生成する際に自動的に管理されます。同様に、HPS SDRAMインターフェイスのタイミングおよびI/O制約は、HPS IPに向けた インテル® Stratix® 10外部メモリー・インターフェイスによって管理されます。HPS専用I/Oに対するI/O制約 (ドライブ強度、ウィーク・プルアップ・イネーブル、終端設定) を、 インテル® Quartus® Prime開発ソフトウェアを使用しFPGA I/Oと同じ方法で管理する必要があります。FPGA I/Oを使用するようにコンフィグレーションされるペリフェラルもまた、ピン位置を含め インテル® Quartus® Prime開発ソフトウェアで完全に制約される必要があります。