AN 802: インテル® Stratix® 10 SoC デバイスのデザイン・ガイドライン

ID 683117
日付 4/17/2019
Public
ドキュメント目次

2.2.2. HPS I/Oの設定: 制約とドライブ強度

ガイドライン: HPS専用I/Oに向けてI/O設定を正しくコンフィグレーションしていることを確認してください。

HPSピン位置の割り当ては、HPSを含むプラットフォーム・デザイナー・システムを生成する際に自動的に管理されます。同様に、HPS SDRAMインターフェイスのタイミングおよびI/O制約は、HPS IPに向けた インテル® Stratix® 10外部メモリー・インターフェイスによって管理されます。HPS専用I/Oに対するI/O制約 (ドライブ強度、ウィーク・プルアップ・イネーブル、終端設定) を、 インテル® Quartus® Prime開発ソフトウェアを使用しFPGA I/Oと同じ方法で管理する必要があります。FPGA I/Oを使用するようにコンフィグレーションされるペリフェラルもまた、ピン位置を含め インテル® Quartus® Prime開発ソフトウェアで完全に制約される必要があります。