インテルのみ表示可能 — GUID: uga1522338817202
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: uga1522338817202
Ixiasoft
5.10.1. コンフィグレーション・ソース
初期のFPGAコンフィグレーションおよびHPS FSBLは初期コンフィグレーション・ビットストリームの一部であり、いくつかのソースから取得可能です。
- Avalon® -Stデータソース: Avalon® -STマスターはビットストリームを提供します。
- JTAGインターフェイス: 外部JTAGマスター (通常はホストツールで駆動されます) はビットストリームを提供します。
- SDMフラッシュ: SDM側に接続されたフラッシュデバイスはビットストリームを提供します。
次のタイプのフラッシュデバイスをSDMに接続できます。
フラッシュタイプ |
サポート状況 |
---|---|
QSPI |
現在 インテル® Quartus® Primeプロ・エディション 18.1リリースでサポートされています。 |
SD/eMMC |
今後の インテル® Quartus® Primeプロ・エディションのリリースにてサポートされます。 |