インテルのみ表示可能 — GUID: uln1533596423981
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: uln1533596423981
Ixiasoft
3.5. ブリッジのコンフィグレーションおよび使用方法に関する情報
デフォルトで、SSBLはすべてのブリッジのリセット解除しか行わず、自動的にブリッジをコンフィグレーションしたり有効にしたりしません。すべてのブリッジはデザインに応じてコンフィグレーションし有効にする必要があります。これは、SSBLによって実行される“u-boot.scr”スクリプトファイルを作成することで実現できます。ここでSSBLは、ブリッジのコンフィグレーションに必要なレジスターを変更します。この時点でブリッジはコンフィグレーションされ有効になり、その後のFPGAコンフィグレーション中にSSBLによって変更することはできません。