AN 802: インテル® Stratix® 10 SoC デバイスのデザイン・ガイドライン

ID 683117
日付 4/17/2019
Public
ドキュメント目次

2.8. インテル® Stratix® 10 SoC FPGAのボード・デザイン・ガイドライン改訂履歴

表 7.  Stratix 10 SoC FPGAのボード・デザイン・ガイドライン改訂履歴

ドキュメント・バージョン

変更内容
2019.04.17 RGMIIを使用する際のタイミング問題のため、「HPS EMAC PHYインターフェイス」および「RGMIIへの適合」の章からRGMIIのインスタンスを削除しました。
2019.02.27 リモート・システム・アップデート (RSU) の内容を追加しました。
2018.12.24
  • PLLリファレンス・クロックおよびRZQピンを配置しなければならない位置に関する制約を含めて「HPS SDRAM I/Oの位置」の章を更新しました。
  • インテル® Stratix® 10 HPS EMIFのピン配置に関する必須規則を追加しました。
  • 次の章を削除しました。
    • I/Oバンク2M、レーン0、1、2 (Addr/Cmd)
    • I/Oバンク2M、レーン3 (ECC)
    • I/Oバンク、2N (データ)
    • I/Oバンク、2L (データ、64または72ビット・インターフェイス)
2018.09.24
  • ピンの名前をHPS_COLD_RESETからHPS_COLD_nRESETに変更しました。
  • HPS_COLD_nRESETを使用されていないSDM I/Oピンにコンフィグレーションする手順を更新しました。
  • 「HPSクロック、リセット、PoRのピン機能と接続」の章にガイドラインを追加しました。HPS_COLD_nRESETをボード上のほかのリセットに接続しないでください。
2018.05.07
  • 1000BASE-X PCSオプションのTSE MAC IPはトランシーバーI/Oに向けたオプションを提供しなくなったため、FPGAトランシーバーI/Oを使用しS10 HPS EMACインスタンスに向けてSGMII PHYインターフェイスを実装するためのガイドラインを追加しました。
  • HPS EMIFリファレンス・クロックがFPGAコンフィグレーションよりも先に安定することを反映するガイドラインを追加しました。
  • LPDDR3のインスタンスを削除しました
2018.03.01
  • 「デバイスI/O をHPS ペリフェラルおよびメモリーに接続するためのデザインにおける考慮事項」の章にあるSoC-FPGA I/Oタイプの要約の表において、「SDM JTAG」を「SDM専用ピンを介したFPGA JTAG」に置き換えました。
  • HPS_COLD_nRESETの定義を訂正しました。これは「オープンドレイン」にはコンフィグレーションされません。
  • 「HPSのバウンダリー・スキャン」の章を更新しました。FPGA JTAGからのバウンダリー・スキャン発行方法およびJTAGのチェーン接続方法を詳細に説明しています。
2017.11.06 初版