インテルのみ表示可能 — GUID: gbg1522338820040
Ixiasoft
5.1. 概要
5.2. ソフトウェア開発プラットフォームのコンポーネントの組み立て
5.3. ゴールデン・ハードウェア・リファレンス・デザイン (GHRD)
5.4. アプリケーションのオペレーティング・システムの選択
5.5. Linuxに向けたソフトウェア開発プラットフォームの構築
5.6. ベアメタル・アプリケーションに向けたソフトウェア開発プラットフォームの構築
5.7. パートナーOSまたはRTOSに向けたソフトウェア開発プラットフォームの構築
5.8. ブートローダー・ソフトウェアの選択
5.9. 開発、デバッグ、およびトレースに向けたソフトウェア・ツールの選択
5.10. ブートおよびコンフィグレーションにおける考慮事項
5.11. システムリセットにおける考慮事項
5.12. フラッシュの考慮事項
5.13. エンベデッド・ソフトウェアのデバッグとトレース
5.14. インテル® Stratix® 10 SoC FPGA向けエンベデッド・ソフトウェアのデザイン・ガイドライン改訂履歴
インテルのみ表示可能 — GUID: gbg1522338820040
Ixiasoft
5.10.5. HPSブートソース
HPS FSBLは、初期のFPGAコンフィグレーション・ビットストリームに含まれます。HPS SSBLはいくつかの位置に配置できます。
HPS SSBLの位置 | サポート状況 |
---|---|
SDM QSPI | 現在 インテル® Quartus® Primeプロ・エディション 18.1リリースでサポートされています。 |
HPS SD/eMMC | 現在 インテル® Quartus® Primeプロ・エディション 18.1リリースでサポートされています。 |
HPS NAND | 今後の インテル® Quartus® Primeプロ・エディション・リリースにてサポートされます。 |