インテルのみ表示可能 — GUID: nik1410564823863
Ixiasoft
5.1. コンフィグレーション・スペース・レジスターとPCIe仕様の対応関係
5.2. Type 0コンフィグレーション・スペース・レジスター
5.3. Type 1コンフィグレーション・スペース・レジスター
5.4. PCI Express機能構造
5.5. Intel定義のVSECレジスター
5.6. CvPレジスター
5.7. 64ビットおよび128ビットのAvalon-MMブリッジ・レジスターの説明
5.8. Avalon-MMルートポートのプログラミング・モデル
5.9. Uncorrectable Internal Error Mask(訂正不能な内部エラーマスク)レジスター
5.10. Uncorrectable Internal Error Status(訂正不能な内部エラー・ステータス)レジスター
5.11. Correctable Internal Error Mask(訂正可能な内部エラーマスク)レジスター
5.12. Correctable Internal Error Status(訂正可能な内部エラー・ステータス)レジスター
5.7.1.1. Avalon-MM to PCI Express割り込みステータス・レジスター
5.7.1.2. Avalon-MM to PCI Express割り込みイネーブル・レジスター
5.7.1.3. PCI Express Mailbox Registers
5.7.1.4. Avalon-MM-to-PCI Expressアドレス変換テーブル
5.7.1.5. エンドポイント用のPCI Express to Avalon-MM Interrupt StatusレジスターおよびEnableレジスター
5.7.1.6. Avalon-MM Mailbox Registers
5.7.1.7. Control Register Access (CRA) Avalon-MMスレーブポート
インテルのみ表示可能 — GUID: nik1410564823863
Ixiasoft
3.2. ベース・アドレス・レジスター(BAR)の設定
最大で6個の32ビットBARあるいは3個の64ビットBARがコンフィグレーション可能です。
パラメーター |
値 |
説明 |
---|---|---|
Type | Disabled 64-bit prefetchable memory 32-bit non-prefetchable memory 32-bit prefetchable memory I/O address space |
プリフェッチ可能としてメモリーを定義することで、要求元が最初に要求されたデータよりも同じ領域からより多くのデータを必要とする可能性があることを予測して、領域内のデータを先にフェッチすることができます。メモリーがリフェッチ可能であると指定する場合、次の2つの属性が必要です。
32-bit prefetchable memoryおよびI/O address space BARは、Legacy Endpointでのみ使用可能です。 |
Size |
コンフィグレーション不可 | ユーザーが入力した他のパラメーターから算出されるメモリーサイズを指定します。 |