Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.9. rsfec_lane_tx_stat

レジスター名 説明 アドレス アドレス指定モード
rsfec_lane_tx_stat_0 レーンごとのRS-FECのTXステータス 0x120 32ビット
rsfec_lane_tx_stat_1 0x124
rsfec_lane_tx_stat_2 0x128
rsfec_lane_tx_stat_3 0x12C
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
3 pace_inv

PCS TXペーシング違反

RS528では .pace_invが設定されることはありません。

RS544では、.pace_invが設定されるのは、上のレイヤーによるTXデータの提示が33を超える連続サイクル行われた場合です。

RO

WO

-

0x0
2 resync

PCS TXアライメント/コードワード・マーカーの再同期

RS-FEC_LANE_CFG1.eng_cust_am_en = 1の場合は無効です。

RO

WO

-

0x0
1 blk_inv

PCS TX 66b無効ブロックタイプ

トランスコーディングをバイパスした場合は無効です。

RO

WO

-

0x0
0 hdr_inv

PCS TX 66b無効同期ヘッダー

トランスコーディングをバイパスした場合は無効です。

RO

WO

-

0x0