インテルのみ表示可能 — GUID: sag1536160312607
Ixiasoft
インテルのみ表示可能 — GUID: sag1536160312607
Ixiasoft
9.5.10. rsfec_lane_tx_hold
レジスター名 | 説明 | アドレス | アドレス指定モード |
---|---|---|---|
rsfec_lane_tx_hold_0 | レーンごとのRS-FECのTXステータスのホールド | 0x130 | 32ビット |
rsfec_lane_tx_hold_1 | 0x134 | ||
rsfec_lane_tx_hold_2 | 0x138 | ||
rsfec_lane_tx_hold_3 | 0x13C |
ビット | 名前 | 説明 | SWアクセス HWアクセス 保護 |
リセット |
---|---|---|---|---|
3 | pace_inv | PCS TXペーシング違反 RS528では、.pace_invが設定されることはありません。 RS544では、.pace_invが設定されるのは、上のレイヤーによるTXデータの提示が33を超える連続サイクル行われた場合です。 |
W1C W1S - |
0x0 |
2 | resync | PCS TXアライメント/コードワード・マーカーの再同期 RSFEC_LANE_CFG1.eng_cust_am_en = 1の場合は無効です。 |
W1C W1S - |
0x0 |
1 | blk_inv | PCS TX 66b無効ブロックタイプ トランスコーディングをバイパスした場合は無効です。 |
W1C W1S - |
0x0 |
0 | hdr_inv | PCS TX 66b無効同期ヘッダー トランスコーディングをバイパスした場合は無効です。 |
W1C W1S - |
0x0 |