Eタイル・トランシーバーPHYユーザーガイド

ID 683723
日付 12/09/2021
Public
ドキュメント目次

9.5.8. rsfec_debug_cfg

説明 アドレス アドレス指定モード
fec_clockの追加のコンフィグレーション/デバッグ 0x108 32ビット
この表のリセット値は、リセット完了後のレジスター値を表しています。
ビット 名前 説明

SWアクセス

HWアクセス

保護

リセット
31 main_rst

Main Soft Reset

このビットを設定すると、tx/rxパスを含むRS-FECのメイン・ソフト・リセットが発生します。

RW

RO

-

0x0
29 rx_rst

RX Soft Reset

このビットを設定すると、RS-FECコアのRXデータパスがソフトリセットされます。

RW

RO

-

0x0
28 tx_rst

TX Soft Reset

このビットを設定すると、RS-FECコアのTXデータパスがソフトリセットされます。

RW

RO

-

0x0
7:4 shadow_clear

Clear Rsfec Counters

1: コレクションとシャドウカウンターをクリアして、次のシャドウ要求またはスナップショットが0から開始されるようにします

カウンターがクリアされない場合は、カウントとロールオーバーが続行されます。

RW

RO

-

0x0
3:0 shadow_req Shadow request

各ビットを設定すると、レーンのRS-FEC統計レジスター値が固定され、レジスターの読み出し中の値の変更が回避できます。レーンごとに1ビットあります (bit0 = lane0)。

RW

RO

-

0x0