PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

3.2.2.5.20. VirtIO PCI Configuration Access BAR Offset Register (アドレス: 0x039)

このレジスターは、BARに関連付けられたベースアドレスを基準にして構造体が開始する場所を示します。オフセットのアライメント要件は、各構造体固有のセクションに示されています。

表 38.  VirtIO PCI Configuration Access BAR Offset Register
ビット位置 詳細 アクセスタイプ デフォルト値
31:0 BARオフセット RW 未定義