PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

4.4.4. デスキュー信号

PIPE Directモードでは、EMIBを通過する際に導入されたレーン間のスキューは、PHYラッパーによりすべて除去されます。専用のデスキューマーカーを使って、EMIBによって導入されたマルチレーン・ スキューを検出して補正します。デスキューロジックは、最大3サイクルの並列スキューに対応可能です。コールド/ウォーム/ホットリセットまたはCvP更新の後に、デスキュープロセスが開始します。

ユーザー・アプリケーション・ロジックでは、デスキューマーカーの送信を16クロックサイクルごとに行う必要があります。この目的は、EMIBチャネルのデータのデスキューです。PHYデスキューロジックでは、デスキューマーカーを受信するたびにデスキュープロセスを実行します。

表 81.  RタイルトポロジーのEMIB TXデスキューのグループ化
PIPE Direct TXデスキューバンドル オクテット1 オクテット0
レーン15 レーン14 レーン13 レーン12 レーン11 レーン10 レーン9 レーン8 レーン7 レーン6 レーン5 レーン4 レーン3 レーン2 レーン1 レーン0
1X16 Octet1_Dsk_0 Octet0_Dsk_0
2X8 Octet1_Dsk_0 Octet0_Dsk_0
4X4 Octet1_Dsk_2 Octet1_Dsk_0 Octet0_Dsk_2 Octet0_Dsk_0
8X2 Octet1_Dsk_3 Octet1_Dsk_2 Octet1_Dsk_1 Octet1_Dsk_0 Octet0_Dsk_3 Octet0_Dsk_2 Octet0_Dsk_1 Octet0_Dsk_0
16X1 TXデスキューなし
2X4; 1X8 Octet1_Dsk_2 Octet1_Dsk_0 Octet0_Dsk_0
4X2; 1X8 Octet1_Dsk_3 Octet1_Dsk_2 Octet1_Dsk_1 Octet1_Dsk_0 Octet0_Dsk_0
8X1; 1X8 TXデスキューなし Octet0_Dsk_0
1X8; 2X4 Octet1_Dsk_0 Octet0_Dsk_2 Octet0_Dsk_0
4X2; 2X4 Octet1_Dsk_3 Octet1_Dsk_2 Octet1_Dsk_1 Octet1_Dsk_0 Octet0_Dsk_2 Octet0_Dsk_0
8X1; 2X4 TXデスキューなし Octet0_Dsk_0 Octet0_Dsk_0
1X8; 4X2 Octet1_Dsk_0 Octet0_Dsk_3 Octet0_Dsk_2 Octet0_Dsk_1 Octet0_Dsk_0
2X4; 4X2 Octet1_Dsk_2 Octet1_Dsk_0 Octet0_Dsk_3 Octet0_Dsk_2 Octet0_Dsk_1 Octet0_Dsk_0
8X1; 4X2 TXデスキューなし Octet0_Dsk_3 Octet0_Dsk_2 Octet0_Dsk_1 Octet0_Dsk_0
1X8; 8X1 Octet1_Dsk_0 TXデスキューなし
2X4; 8X1 Octet1_Dsk_2 Octet1_Dsk_0 TXデスキューなし
4X2; 8X1 Octet1_Dsk_3 Octet1_Dsk_2 Octet1_Dsk_1 Octet1_Dsk_0 TXデスキューなし