PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

3.2.2.5.16. VirtIO Device Specific BAR Offset Register (アドレス0x035)

このレジスターは、BARに関連付けられたベースアドレスを基準にして構造が開始する場所を示します。オフセットのアライメント要件は、各構造固有のセクションに示されています。

表 34.  VirtIO Device Specific BAR Offsetレジスター
ビット位置 詳細 アクセスタイプ デフォルト値
31:0 BARオフセット RO IP Parameter Editorで設定可能