PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

4.4.1.1. 送信信号

表 77.  PIPE Direct EMIBデータチャネル送信信号信号名のXはレーン番号で、範囲は0 ~ 15です。
信号名 方向 説明/注意 クロックドメイン
lnX_pipe_direct_txelecidle_i[3:0] 入力 2シンボルあたり1ビット、最大8シンボルです。 pipe_direct_pld_tx_clk_out_o
lnX_pipe_direct_txdatavalid1_i 入力 この信号は、txdata[63:32] を修飾します。 pipe_direct_pld_tx_clk_out_o
lnX_pipe_direct_txdatavalid0_i 入力 この信号は、txdata[31:0] を修飾します。 pipe_direct_pld_tx_clk_out_o
lnX_pipe_direct_txdata_i[63:0] 入力 送信データバス pipe_direct_pld_tx_clk_out_o

次のタイミング図で示しているのは、PIPE Direct TXデータパス信号のビヘイビアです。

図 41. PIPE Direct TXデータパス
注: Gen1およびGen2の速度では、LnX_pipe_direct_txdataバスの下位セグメントからの10 LSBビットのみに有効なデータが含まれます。ビット [63:10] はドントケアです。