PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

4.4.1.2. 受信信号

表 78.  PIPE Direct EMIBデータチャネル受信信号信号名のXはレーン番号で、範囲は0 ~ 15です。
信号名 方向 説明/注意 クロックドメイン
lnX_pipe_direct_rxdatavalid1_o 出力 この信号は、rxdata[63:32] を修飾します。 lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxdatavalid0_o 出力 この信号は、rxdata[31:0] を修飾します。 lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxdata_o[63:0] 出力 受信データバス lnX_pipe_direct_pld_rx_clk_out_o
lnX_pipe_direct_rxelecIdle_o 出力 この信号は、レシーバーが電気的アイドルを検出したことを示します。これは、非同期信号です。
注: この信号は、連続的なトラフィック中にトグルする場合があります。PIPE Spec 5.1.1のセクション9.4により、ソフトIPコントローラーは、gen2以上の速度で動作している場合、電気的アイドル検出のためにこの信号に依存してはなりません。このトグルは、シミュレーションでは観察されない場合があり、Rタイル・シミュレーション・モデルの既知の制限事項です。
非同期

次のタイミング図で示しているのは、PIPE Direct RXデータパス信号のビヘイビアです。

図 42. PIPE Direct RXデータパス
注: Gen1およびGen2の速度では、LnX_pipe_direct_rxdata_oバスの上位および下位セグメントの10 LSBビットのみに有効なデータが含まれます。ビット [31:10] および [63:10] はドントケアです。