PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

4.3.9. ハードIPステータス・インターフェイス

このインターフェイスには、リンクステータス信号、LTSSMステータス出力など、デバッグに役立つ信号が含まれています。

表 71.  ハードIPステータス・インターフェイス
信号名 方向 説明 EP/RP/BP クロックドメイン
pX_link_up_o 出力 アサートされると、この信号はリンクがアップしていることを示します。 EP/RP/BP coreclkout_hip
pX_dl_up_o 出力 アサートされると、この信号はデータリンク (DL) 層がアクティブであることを示します。 EP/RP/BP coreclkout_hip
pX_ltssm_state_delay_o[5:0] 出力

PCIeハードIPのライブLTSSMステートの遅延バージョンです。

  • 6'h00: S_DETECT_QUIET
  • 6'h01: S_DETECT_ACT
  • 6'h02: S_POLL_ACTIVE
  • 6'h03: S_POLL_COMPLIANCE
  • 6'h04: S_POLL_CONFIG
  • 6'h05: S_PRE_DETECT_QUIET
  • 6'h06: S_DETECT_WAIT
  • 6'h07: S_CFG_LINKWD_START
  • 6'h08: S_CFG_LINKWD_ACCEPT
  • 6'h09: S_CFG_LANENUM_WAIT
  • 6'h0A: S_CFG_LANENUM_ACCEPT
  • 6'h0B: S_CFG_COMPLETE
  • 6'h0C: S_CFG_IDLE
  • 6'h0D: S_RCVRY_LOCK
  • 6'h0E: S_RCVRY_SPEED
  • 6'h0F: S_RCVRY_RCVRCFG
  • 6'h10: S_RCVRY_IDLE
  • 6'h11: S_L0
  • 6'h12: S_L0S
  • 6'h13: S_L123_SEND_EIDLE
  • 6'h14: S_L1_IDLE
  • 6'h15: S_L2_IDLE
  • 6'h16: S_L2_WAKE
  • 6'h17: S_DISABLED_ENTRY
  • 6'h18: S_DISABLED_IDLE
  • 6'h19: S_DISABLED
  • 6'h1A: S_LPBK_ENTRY
  • 6'h1B: S_LPBK_ACTIVE
  • 6'h1C: S_LPBK_EXIT
  • 6'h1D: S_LPBK_EXIT_TIMEOUT
  • 6'h1E: S_HOT_RESET_ENTRY
  • 6'h1F: S_HOT_RESET
  • 6'h20: S_RCVRY_EQ0
  • 6'h21: S_RCVRY_EQ1
  • 6'h22: S_RCVRY_EQ2
  • 6'h23: S_RCVRY_EQ3
EP/RP/BP slow_clk
pX_ltssm_st_hipfifo_ovrflw_o 出力 ltssm_stateの変更を格納するPCIeハード IP FIFOがフルです。現在のltssm_state値が変更される前に、ステートの変更が削除された可能性があります。 EP/RP/BP slow_clk
pX_surprise_down_err_o 出力 Surprise Down Errorの表示です。 EP/RP/BP coreclkout_hip
pX_dl_timer_update_o 出力 この信号をアサートするのは、最大ペイロードサイズ、リンク幅、またはリンク速度の変更により、DL Ack/リプレイタイマーを更新する必要がある場合です。 EP/RP/BP coreclkout_hip
pX_tx_ehp_deallocate_empty_o 出力 この信号は、PCIeハードIP TX FIFOが空であることを示します。 EP/RP/BP coreclkout_hip