PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

4.3.2. 精密時間測定インターフェイス (エンドポイントのみ)

次の図で示すのは、IPとFPGAコア・ファブリック間のPTMインターフェイス信号です。x16およびx8 PCIeモードのみがサポートされます。このインターフェイスでサポートされる精度は、+/-50nsです。

注: ポート0と1のみでPTMをサポートします。
表 59.  PTMインターフェイス信号
信号名 方向 説明 EP/RP/BP クロック
pX_ptm_context_valid_o 出力 この信号がアサートされると、ptm_timeバスに存在する値が有効であることを示します。ハードウェアでは、PTMダイアログがリクエストされ、更新が進行中の場合は常に、このビットをデアサートします。 EP coreclkout_hip
pX_clk_updated_o 出力 この1クロックパルスは、PTMダイアログが完了し、その動作の結果がptm_timeバスに駆動されたことを示します。 EP coreclkout_hip
pX_ptm_local_clock_o[63:0] 出力 このバスには、PCIe仕様に示されているt1' で計算されたマスター時間に加えて、計算を実行して値をリクエスターに送信するためのレイテンシーが含まれます。 EP coreclkout_hip
pX_ptm_manual_update_i 入力 ユーザー・アプリケーションが最新時刻のスナップショットを取得するためにPTMハンドシェイクをリクエストする場合、1 coreclkout_hip クロックの間Highにアサートされます。 EP coreclkout_hip

詳細については、 PCI Express* Base Specification Revision 5.0 Version 1.0Section 6.22 Precision Time Measurement (PTM) Mechanism を参照してください。