PCI Express* 向けRタイル Avalon® StreamingインテルFPGA IPユーザーガイド

ID 683501
日付 10/07/2022
Public
ドキュメント目次

2.4.3. PIPE層

Rタイルでは、SerDes Architectureモードの場合、PHY Interface for PCI Express (PIPE) v5.1.1を介して最大16のSerDesチャネルをサポートし、64/80ビットをEMIBインターフェイス全体のファブリックで使用できます。詳細については、データ信号 を参照してください。RタイルのPIPE Serdesモードには、PCS層は含まれていません。FPGAファブリックにPCS層 (8b/10b、128b/130bのエンコード/デコード、エラスティック・バッファーなどを含む) を実装してください。

次の図で示すのは、PIPE DirectモードでのRタイルのブロック図です。

図 16. PIPE DirectモードのPCI Express向けRタイル Avalon® -ST IP

PIPE SerDesアーキテクチャーの詳細については、PIPE 5.1.1仕様を参照してください。

PCI Express向けRタイル Avalon® -ST IPは、PIPE Directモードでコンフィグレーションすると、フィジカル・メディア・アタッチメント (PMA) が含まれ、それにより物理層 (PHY) パケットを処理します。PMAでは、高速シリアルデータをシリアルレーンで送受信します。

RタイルPMAは、2つのオクテットで構成されています。各オクテットには、送信PLLのペアと、最大32GT/sで実行できる8つのSerDesレーンが含まれています。これにより、さまざまなTXおよびRX機能を実行できます。

Slow PLLでは、Gen1/Gen2速度に必要な送信クロックを生成します。Fast PLLでは、Gen3/Gen4/Gen5速度に必要なクロックを生成します。

PMAで実行する機能には、シリアライゼーション/デシリアライゼーション、クロック・データ・リカバリーなどの機能と、Continuous Time Linear Equalizer (CTLE)、Decision Feedback Equalizer (DFE)、送信イコライゼーションなどのアナログ・フロントエンド機能があります。

トランスミッターを構成している3タップ・イコライザーには、プリカーソル1タップ、メインカーソル1タップ、ポストカーソル1タップが備えられています。

レシーバーは、減衰 (ATT)、CTLE、電圧ゲインアンプ (VGA)、およびGen3/Gen4/Gen5速度に適応するDFEブロックで構成されています。PIPEモードの場合、アプリケーション・ロジックのソフトIPコントローラーによりレーン・マージニング機能を実行します。タイミング・マージニング機能/パラメーターは、PMA/PCS の説明にあるとおりです。