Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブック

ID 726952
日付 10/31/2022
Public
ドキュメント目次

4.3. Nios® Vプロセッサーの起動方法

インテルFPGAデバイスで Nios® Vプロセッサーを起動するには、いくつかの方法があります。 Nios® Vプロセッサーを起動する方法は、フラッシュメモリーの選択とデバイスファミリーによって異なります。

表 12.  それぞれのブートオプションでサポートされているフラッシュメモリー
サポートされているブートメモリー デバイス Nios® Vプロセッサーの起動方法 アプリケーションのランタイムの位置 ブートコピアー
Configuration QSPI Flash (Active Serialコンフィグレーション用) コントロール・ブロックベースのデバイス (Generic Serial Flash Interface Intel FPGA IPを使用) 2

コンフィグレーションQSPIフラッシュからインプレースで実行する Nios® Vプロセッサー・アプリケーション

コンフィグレーションQSPIフラッシュ (XIP) + OCRAM/ 外部RAM (書き込み可能なデータセクション用) alt_load() function
ブートコピアーを使用してコンフィグレーションQSPIフラッシュからRAMにコピーされた Nios® Vプロセッサー・アプリケーション OCRAM/ 外部RAM GSFIブートローダー
SDMベースのデバイス (Mailbox Client Intel FPGA IPを使用)。 2 ブートコピアーを使用してコンフィグレーションQSPIフラッシュからRAMにコピーされた Nios® Vプロセッサー・アプリケーション OCRAM/ 外部RAM SDMブートローダー

オンチップメモリー (MEM)

サポートされているすべてのインテルFPGAデバイス 2 OCRAMからインプレースで実行する Nios® Vプロセッサー・アプリケーション OCRAM alt_load() function
図 14.  Nios® Vプロセッサーのブートフロー
2 デバイスリストについては、 Nios® Vプロセッサーのデバイスサポートの表を参照してください。