インテルのみ表示可能 — GUID: lji1638420638021
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. インテル® Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーを使用した Nios® Vプロセッサーのハードウェア・システム・デザイン
3. Nios® Vプロセッサー・ソフトウェアのシステムデザイン
4. Nios® Vプロセッサーのコンフィグレーションと起動ソリューション
5. Nios® Vプロセッサー - MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー - リモート・システム・アップデート
8. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: lji1638420638021
Ixiasoft
2.2. プラットフォーム・デザイナー・システムの インテル® Quartus® Primeプロジェクトへの統合
プラットフォーム・デザイナーで Nios® Vシステムデザインを生成した後、以下のタスクを実行して、 Nios® Vシステム・モジュールを インテル® Quartus® Prime FPGAデザイン・プロジェクトに統合します。
- インテル® Quartus® Primeプロジェクトで Nios® Vシステム・モジュールをインスタンス化する
- Nios® Vシステム・モジュールからの信号をFPGAロジックの他の信号に接続する
- 物理ピンの位置を割り当てる
- FPGAデザインを制約する