インテルのみ表示可能 — GUID: dmt1638409879623
Ixiasoft
1. Nios® Vエンベデッド・プロセッサーについて
2. インテル® Quartus® Prime開発ソフトウェアおよびプラットフォーム・デザイナーを使用した Nios® Vプロセッサーのハードウェア・システム・デザイン
3. Nios® Vプロセッサー・ソフトウェアのシステムデザイン
4. Nios® Vプロセッサーのコンフィグレーションと起動ソリューション
5. Nios® Vプロセッサー - MicroC/TCP-IPスタックの使用
6. Nios® Vプロセッサーのデバッグ、検証、およびシミュレーション
7. Nios® Vプロセッサー - リモート・システム・アップデート
8. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックのアーカイブ
9. Nios® Vエンベデッド・プロセッサー・デザイン・ハンドブックの改訂履歴
インテルのみ表示可能 — GUID: dmt1638409879623
Ixiasoft
2.1. プラットフォーム・デザイナーを使用した Nios® Vプロセッサー・システム・デザインの作成
インテル® Quartus® Prime開発ソフトウェアには、プラットフォーム・デザイナー・システム統合ツールが含まれており、 Nios® VプロセッサーIPコアおよびその他のIPをインテルFPGAシステムデザインに定義および統合するタスクを簡素化します。プラットフォーム・デザイナーでは、指定されたハイレベルの接続からインターコネクト・ロジックを自動的に作成します。インターコネクトの自動化により、システムレベルのHDL接続を指定するという時間のかかる作業が不要になります。
システムのハードウェア要件を解析した後、 インテル® Quartus® Primeを使用して、システムに必要な Nios® Vプロセッサー・コア、メモリー、およびその他のコンポーネントを指定します。プラットフォーム・デザイナーでは、コンポーネントをハードウェア・システムに統合するためのインターコネクト・ロジックを自動的に生成します。