インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.2.1.1.1. Phase Compensation モード

Phase Compensation モードでは、TX コアFIFO はtx_coreclkinPCS_clkout_x2(tx) 間の位相変動をデカップリングします。このモードでは、TX コアFIFO のリードとライトは非同期クロックソースからのクロックによってドライブ可能ですが、これには同一の周波数を使用する必要があります。tx_coreclkin (FPGA ファブリック・クロック) またはtx_clkout1 (TX パラレルクロック) を使用して、TX コアFIFO の書き込み側をクロックすることができます。

注: Phase Compensation モードのTX パラレルデータは、それぞれの低速クロックサイクルに対して有効ですが、tx_enh_data_valid 信号は1'b1 につなげる必要があります。
注: 位相補償は、FPGA ファブリック・クロックが半分の速度で動作するために倍にされるFPGA ファブリックのデータ幅を有するDouble rate transfer モードでも使用できます。Double rate transfer モードは、ネイティブPHY IP パラメーター・エディターで設定されます。FIFO のsingle およびdouble rate transfer モードを使用する場合のクロック周波数の詳細については、「PLL およびクロック・ネットワーク」の章で「トランスミッタ・データパス・インターフェイスのクロッキング」および「レシーバー・データパス・インターフェイスのクロッキング」の項を参照してください。