インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

1.1.3. Arria® 10 GX およびGT デバイスのパッケージの詳細

以下の表に Arria® 10 GX およびGT デバイスの、パッケージサイズ、使用可能なトランシーバー・チャネルおよびPCI Express* ハードIP ブロックを示します。
表 3.  トランシーバーとハードIP ブロックがデバイスの左側の外周部に配置されたGX デバイスのパッケージの詳細
  • U19 パッケージは19mm x 19mm の484 ピン・パッケージです。
  • U27 パッケージは27mm x 27mm の672 ピン・パッケージです。
  • U29 パッケージは29mm x 29mm の780 ピン・パッケージです。
  • F34、F35 パッケージは35mm x 35mm の1152 ピン・パッケージです。
  • F40 パッケージは40 mm x 40 mm の1517 ピン・パッケージです。K は36 のトランシーバー・チャネルを有し、N は48 のトランシーバー・チャネルを有します。
デバイス U19 F27 F29 F34 F35 K F40 N F40
  トランシーバー数、PCIe* ハードIP ブロック数
GX 016 6、1 12、1 12、1        
GX 022 6、1 12、1 12、1        
GX 027   12、1 12、1 24、2 24、2    
GX 032   12、1 12、1 24、2 24、2    
GX 048     12、1 24、2 36、2    
GX 057       24、2 36、2 36、2 48、2
GX 066       24、2 36、2 36、2 48、2
GX 090       24、2     48、2
GX 115       24、2     48、2
表 4.  トランシーバーとハードIP ブロックがデバイスの左側と右側の外周部に配置されたGX およびGT デバイスのパッケージの詳細
  • F40 パッケージは40 mm x 40 mm の1517 ピン・パッケージです。R は66 のトランシーバー・チャネルを有します。
  • F45 パッケージは45mm x 45mm の1932 ピン・パッケージです。N は48 のトランシーバー・チャネルを、S は72 のトランシーバー・チャネルを、U は96 のトランシーバー・チャネルを有します。
  • バンクGXBL1E のGT トランシーバーを使用している場合、隣接するPCIe ハードIP ブロックは使用できません。
デバイス R F40 N F45 S F45 U F45
  トランシーバー数、PCIe ハードIP ブロック数
GX 090 66、3 48、4 72、4 96、4
GX 115 66、3 48、4 72、4 96、4
GT 090     72、4  
GT 115     72、4