インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

5.2.2.8. 10GBASE-R ビットエラー・レート (BER) チェッカー

10GBASE-R BER チェッカーブロックは、IEEE 802.3-2008 clause-49 に記載されている10GBASE-R プロトコル仕様に沿ってデザインされています。ブロックロック同期が達成されると、BER チェッカーは125-μs 期間内で無効な同期ヘッダー数のカウントを開始します。125-μs 期間内に無効な同期ヘッダーが16 個以上認められた場合、BER チェッカーは、高いビットエラー・レートの状態を示すために、FPGA ファブリックにステータス信号rx_enh_highber を提供します。

オプションのコントロール入力rx_enh_highber_clr_cnt がアサートされると、BER ステートマシンが「BER_BAD_SH」状態になった回数をカウントした内部カウンターがクリアされます。

オプションのコントロール入力rx_enh_clr_errblk_count がアサートされると、RX ステートマシンが10GBASE-R プロトコルの「RX_E」状態になった回数をカウントした内部カウンターがクリアされます。FEC ブロックがイネーブルされるモードでは、この信号をアサートすると、RX FEC ブロック内のステータスカウンターがリセットされます。

注: 10GBASE-R BER チェッカーは、10GBASE-R プロトコルを実装するために使用することができます。