インテル® Arria® 10 トランシーバーPHY ユーザーガイド

ID 683617
日付 4/20/2017
Public
ドキュメント目次

2.6.4.8. 1G/10GbE デザインの作成

1G/10GbE PHY IP を使用する1G/10GbE デザインを作成するには以下のステップを実行します。
  1. 必要なパラメーター設定を行い、1G/10GbE PHY を生成します。
    1G/10GbE PHY IP コアは、リコンフィグレーション・ロジックを含みます。ロジックは、PHY レジスターの読み出しと書き込みに使用するAvalon-MM インターフェイスを提供します。すべての読み出しおよび書き込み動作が、Avalon の仕様に準拠している必要があります。
  2. IP カタログにあるTransceiver Reset Controller Megafunction を使用してリセット・コントローラーをインスタンス化します。1G/10GbE PHY およびリセット・コントローラーの間の電源とリセット信号を接続します。
  3. 1G データレート向けのTX PLL を1 つと10G データレート向けのTX PLL を1 つインスタンス化します。1G/10GbE PHY とTX PLL との間の高速シリアルクロックとPLL ロック信号を接続します。fPLL、ATX、CMU PLL を任意の組み合わせで使用できます。
  4. 1G/10GbE PHY からのtx_pma_divclk を使用するか、またはfPLL を生成し、10G のリファレンス・クロックから156.25 MHz のXGMII クロックを作成します。
    Arria 10 デバイスの1G/10GbE デザインではメモリー初期化ファイル (.mif) は必要ありません。
  5. すべてのIP (1G/10GbE PHY IP、PLL IP と、リセット・コントローラー) ブロックを接続するトップレベル・モジュールを作成し、デザインを完成させます。