Intel® Stratix® 10 高速LVDS I/O ユーザーガイド

ID 683792
日付 2/26/2019
Public
ドキュメント目次

3.1.1. 差動トランスミッターのクロッキング

I/O PLL は、ロードおよびシフトレジスターをクロックするロードイネーブル (LVDS_LOAD_EN) 信号とdiffioclk信号 ( シリアル・データ・レートで実行するクロック ) を生成します。シリアライゼーション・ファクターは、 インテル® Quartus® Primeソフトウェアを使用して x3、x4、x5、x6、x7、x8、x9、または x10 にスタティックに設定することができます。ロードイネーブル信号はシリアライゼーション・ファクター設定からから派生します。

任意の インテル® Stratix 10® トランスミッター・データ・チャネルをコンフィグレーションして、ソース・シンクロナス・トランスミッター・クロック出力を生成することができます。この柔軟性により、出力クロックをデータ出力の近くに配置してボードレイアウトを簡略化し、クロックとデータ間のスキューを低減することができます。

アプリケーションごとに、特定のクロック - データ間のアライメントまたはデータレート - クロックレート間の係数が必要になる場合があります。これらの設定は、 インテル® Quartus® Prime Parameter Editor でスタティックに指定することができます。

  • トランスミッターは、デバイスの各のスピードグレードがサポートする最大周波数と同じレートでクロック信号を出力できます。
  • 出力クロックは、シリアライゼーション係数に応じて、1、2、4、6、8、または 10 の係数で分周することができます。
  • データに関連するクロックの位相は、0° または 180° ( エッジまたは中央揃え ) に設定することができます。I/O PLL は、45° の増分でその他の位相シフトの追加のサポートを提供します。
  • tx_outclockに180°の倍数ではない位相シフトがある場合は、それぞれを配置することしかできません。 LVDS SERDES Intel® FPGA IP単一のI/Oバンク内のトランスミッターインターフェイス 。
図 16. クロック出力モードのトランスミッター次の図は、クロック出力モードのトランスミッターを表しています。クロック出力モードでは、LVDS チャネルをクロック出力チャネルとして使用することができます。