H-tile Ethernet Hard IPユーザーガイド: インテル® Stratix® 10デバイスおよび インテル® Agilex™ デバイス用

ID 683430
日付 12/08/2020
Public
ドキュメント目次

B.3.5. IPG Words to remove per Alignment Marker Period

オフセット: 0x406

IPG Words to remove per Alignment Marker Periodのフィールド

ビット フィールド名 説明 アクセス リセット
15:0 ipg_col_rem IPG_COL_REM

16b値です。アライメント・マーカー期間中に削除されるIPGワード数を設定し、完全に占有されたリンクによって、アライメント・マーカー用のスペースを確保できるようにします。このパラメーターを使用して、IPGをppm単位でスケーリングし、速度のバランスを取ることもできます。

  • 電源投入後、ipg_col_rem は16'd20に設定されます。
  • i_cfg_rst_n の後、ipg_col_rem が設定され、選択したラインレートに必要な標準値にモジュール・パラメーター ipg_removed_per_am_period の値を加えたものになります。
RW 0x14