エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

37.6.1.2.3. VICの接続

システムにVICを追加すると、プラットフォーム・デザイナーでは次のように表示されます。

注: デイジーチェーンを有効にしている場合、プラットフォーム・デザイナーは、interrupt_controller_inと呼ばれる Avalon® -STシンクをVICに追加します。
図 117. VICインターフェイス

VICをプラットフォーム・デザイナー・システムに追加後は、システムレベルでVICとEICインターフェイスをパラメーター化する必要があります。VICを追加した直後に、いくつかのエラーメッセージが表示されます。次のアクションを任意の順序で実行し、これらのエラーメッセージを解決します。

  • VICのinterrupt_controller_out Avalon® -STソースをNios IIプロセッサーまたはデイジーチェーン・コンフィグレーションの次のVICのinterrupt_controller_in Avalon® -STシンクに接続します。
  • Nios® IIプロセッサーのdata_master Avalon® -MMポートをcsr_access Avalon® -MMスレーブポートに接続します。
  • 次に示すように、システム内の割り込みベースのそれぞれのコンポーネントに割り込み番号を割り当てます。このステップでは、各コンポーネントをVICの割り込みポートに接続しています。
注: システムに複数のEICが含まれ、単一のプロセッサーに接続している場合は、各コンポーネントが1つのEICの割り込みポートにのみ接続されていることを確認する必要があります。
図 118. 割り込み番号の割り当て

HAL VICドライバーを使用すると、ドライバーはレジスターセットから割り込みへのデフォルトの割り当てを行います。デフォルトの割り当てでは、デバイスがVICに接続される方法に基づき、割り込みの優先順位に関していくつかの仮定が行われます。

注: VICの割り込み設定のデフォルトを効果的に使用するには、プロセッサーに最も近いVICの小さい割り込みポート番号に、最も優先度の高い割り込みを割り当てます。