エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

24.3.3. インターフェイス信号

表 264.  インターフェイス信号
信号 方向 説明
wrclock 1 入力 入力インターフェイスのクロック信号
reset_n 1 入力 wrclockに関連付けられている非同期リセット信号
rdclock 1 入力 出力インターフェイスのクロック信号。この信号は、デュアルモードを選択している場合にのみ利用可能です。
rdreset_n 1 入力 rdclockに関連付けられている非同期リセット信号。この信号は、デュアルモードを選択している場合にのみ利用可能です。
avalonmm_write_slave_write 1 入力 書き込み制御信号。入力タイプがAVALONMM_WRITEの場合に有効にします。
avalonmm_write_slave_writedata 8-256 入力 書き込みデータバス。入力タイプがAVALONMM_WRITEの場合に有効にします。
avalonst_sink_channel 8 入力 チャネルバス。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_data 32 入力 データバス。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_empty 1 入力 Empty信号。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_endofpacket 1 入力 End of Packet信号。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_error 8 入力 エラー信号。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_startofpacket 1 入力 Start of Packet信号。入力タイプがAVALONST_SINKの場合に有効にします。
avalonst_sink_valid 1 入力 Valid信号。入力タイプがAVALONST_SINKの場合に有効にします。
avalonmm_read_slave_read 1 入力 読み出し制御信号。入力タイプがAVALONMM_READの場合に有効にします。
avalonmm_read_slave_readdata 8-256 出力 読み出しデータバス。入力タイプがAVALONMM_READの場合に有効にします。
avalonst_source_channel 8 出力 チャネルバス。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_data 32 出力 データバス。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_empty 1 出力 Empty信号。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_endofpacket 1 出力 End of Packet信号。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_error 8 出力 エラー信号。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_startofpacket 1 出力 Start of Packet信号。入力タイプがAVALONST_SOURCEの場合に有効にします。
avalonst_source_valid 1 出力 Valid信号。入力タイプがAVALONST_SOURCEの場合に有効にします。
wrclk_control_slave_address 3 入力 アドレスバス。入力のステータス・インターフェイスが有効になっている場合に有効にします。
wrclk_control_slave_read 1 入力 読み出し制御信号。入力のステータス・インターフェイスが有効になっている場合に有効にします。
wrclk_control_slave_readdata 32 出力 読み出しデータバス。入力のステータス・インターフェイスが有効になっている場合に有効にします。
wrclk_control_slave_write 1 入力 書き込み制御信号。入力のステータス・インターフェイスが有効になっている場合に有効にします。
wrclk_control_slave_writedata 32 入力 書き込みデータバス。入力のステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_address 3 入力 アドレスバス。出力のステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_read 1 入力 読み出し制御信号。出力のステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_readdata 32 出力 読み出しデータバス。出力のステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_write 1 入力 書き込み制御信号。出力のステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_writedata 32 入力 書き込みデータバス。出力のステータス・インターフェイスが有効になっている場合に有効にします。
wrclk_control_slave_irq 1 出力 入力ステータスレジスターの割り込み信号。入力のIRQとステータス・インターフェイスが有効になっている場合に有効にします。
rdclk_control_slave_irq 1 出力 出力ステータスレジスターの割り込み信号。出力のIRQとステータス・インターフェイスが有効になっている場合に有効にします。