エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

14.2. 機能の説明

ミューテックス・コアは、シンプルな Avalon® Memory-Mapped ( Avalon® -MM) スレーブ・インターフェイスを備え、メモリーマッピングされた2つの32ビット・レジスターへのアクセスを提供します。
表 118.  ミューテックス・コアのレジスターマップ
オフセット レジスター名 R/W ビットの説明
31 16 15 1 0
0 mutex RW OWNER VALUE
1 reset RW 予約済み RESET

次に、ミューテックス・コアの基本的な動作を示します。この説明では、複数のプロセッサーが単一のミューテックス・コアにアクセスしており、それぞれのプロセッサーには固有の識別子 (ID) があると仮定しています。

  • VALUEフィールドが0x0000の場合、ミューテックスはロック解除されており、利用可能です。それ以外の場合は、ミューテックスはロックされており使用できません。
  • mutexレジスターは常に読み取り可能です。プロセッサーなどの Avalon® -MMマスター・ペリフェラルでは、mutexレジスターを読み取り、現在の状態を特定することができます。
  • mutexレジスターは、特定の条件下でのみ書き込みが可能です。書き込み操作では、次の条件のいずれかまたは両方が当てはまる場合にのみ、mutexレジスターの値が変更されます。
    • mutexレジスターのVALUEフィールドが0である
    • mutexレジスターのOWNERフィールドが、書き込まれるデータのOWNERフィールドと一致する
  • プロセッサーは、所有するIDをOWNERフィールドに書き込み、0以外の値をVALUEフィールドに書き込むことによってミューテックスの取得を試みます。プロセッサーは次に、OWNERフィールドを確認することにより、取得が成功したかを特定します。
  • システムリセット後に、resetレジスターのRESETビットはHighになります。これは、このビットに1を書き込むことでクリアされます。