エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

8.2. IPのパラメーター

表 39.  パラメーター・リストこれらのパラメーターは、プラットフォーム・デザイナーを使用してコンフィグレーションすることができます。
パラメーター名 デフォルト値 説明
eSPI Mode of Operation Single I/O I/Oのコンフィグレーションを設定することができます。利用可能なオプションは次のとおりです。
  • Single I/O
  • Single and Dual I/O
  • Single and Quad I/O
  • Single, Dual, and Quad I/O
Frequency of Operation 20MHz 動作周波数を設定することができます。利用可能なオプションは次のとおりです。
  • 20MHz
  • 25MHz
  • 33MHz
  • 50MHz
  • 66MHz
Channel Supported Peripheral Channel チャネルサポートを設定することができます。利用可能なオプションは次のとおりです。
  • Virtual Wire Channel
  • Peripheral Channel
  • All Channel
Peripheral Channel Maximum Payload Size Supported 64 bytes ペリフェラル・チャネルの最大ペイロードサイズを設定することができます。利用可能なオプションは次のとおりです。
  • 64 bytes
Peripheral Channel Maximum Read Request Size Supported 64 bytes ペリフェラル・チャネルの最大読み出し要求サイズを設定することができます。利用可能なオプションは次のとおりです。
  • 64 bytes
Maximum Virtual Wire Count Supported (0-based) 0x07 最大仮想ワイヤー数を設定することができます。選択可能な値は次のとおりです。
  • 0x07: 8カウント
  • 0x08: 9カウント
  • 0x09: 10カウント
  • 0x0A: 11カウント
  • 0x0B: 12カウント
  • 0x0C: 13カウント
  • 0x0D: 14カウント
  • 0x0E: 15カウント
  • 0x0F: 16カウント
Enable tri-state control ports on LPC data bus and Serial IRQ line10 Off LPCデータバス信号とシリアルIRQ信号を、双方向信号ではなくトライステート・コンジットとしてエクスポートできます。
10 このパラメーターは、 インテル® Quartus® Prime開発ソフトウェアのバージョン20.1以降で利用可能です。