エンベデッド・ペリフェラルIPユーザーガイド

ID 683130
日付 9/21/2020
Public
ドキュメント目次
1. 概要 2. Avalon® -ST Multi-Channel Shared Memory FIFOコア 3. Avalon® -STシングルクロックFIFOコアおよびデュアルクロックFIFOコア 4. Avalon® -STシリアル・ペリフェラル・インターフェイス・コア 5. SPIコア 6. SPI Slave to Avalon® Master Bridgeコア/JTAG to Avalon® Master Bridgeコア 7. インテル eSPIスレーブコア 8. eSPI to LPCブリッジコア 9. イーサネットMDIOコア 10. インテルFPGA 16550互換UARTコア 11. UARTコア 12. JTAG UARTコア 13. インテル FPGA Avalon® Mailboxコア 14. インテル FPGA Avalon® ミューテックス・コア 15. インテル FPGA Avalon® I2C (Master) コア 16. インテル FPGA I2C Slave to Avalon® -MM Master Bridgeコア 17. インテルFPGA Avalon® コンパクト・フラッシュ・コア 18. EPCS/EPCQAシリアル・フラッシュ・コントローラー・コア 19. インテルFPGAシリアル・フラッシュ・コントローラー・コア 20. インテルFPGAシリアル・フラッシュ・コントローラーIIコア 21. インテルFPGA汎用クアッドSPIコントローラー・コア 22. インテルFPGA汎用クアッドSPIコントローラーIIコア 23. インターバル・タイマー・コア 24. インテルFPGA Avalon FIFOメモリーコア 25. オンチップメモリー (RAMおよびROM) コア 26. Optrex 16207 LCDコントローラー・コア 27. PIOコア 28. PLLコア 29. DMAコントローラー・コア 30. Modular Scatter-Gather DMAコア 31. Scatter-Gather DMAコントローラー・コア 32. SDRAMコントローラー・コア 33. トライステートSDRAMコア 34. Video Sync GeneratorコアとPixel Converterコア 35. インテル FPGA Interrupt Latency Counterコア 36. パフォーマンス・カウンター・ユニット・コア 37. ベクトル割り込みコントローラー・コア 38. Avalon® -STデータ・パターン・ジェネレーター・コアとデータ・パターン・チェッカー・コア 39. Avalon® -STテスト・パターン・ジェネレーター・コアとテスト・パターン・チェッカー・コア 40. システムIDペリフェラル・コア 41. Avalon® Packets to Transactions Converterコア 42. Avalon® -STマルチプレクサー・コアとデマルチプレクサー・コア 43. Avalon® -ST Bytes to Packets ConverterコアとPackets to Bytes Converterコア 44. Avalon® -ST Delayコア 45. Avalon® -STラウンド・ロビン・スケジューラー・コア 46. Avalon® -ST Splitterコア 47. Avalon® -MM DDR Memory Half Rate Bridgeコア 48. インテル FPGA GMII to RGMIIコンバーター・コア 49. インテル FPGA MII to RMIIコンバーター・コア 50. インテルFPGA HPS GMII to TSE 1000BASE-X/SGMII PCSブリッジコア 51. インテル FPGA HPS EMAC to Multi-rate PHY GMIIアダプターコア 52. インテル FPGA MSI to GICジェネレーター・コア

6.2. 機能の説明

図 15. SPI Slave to Avalon® Master Bridgeコアを備えるシステム
図 16. JTAG to Avalon® Master Bridgeコアを備えるシステム
注: システムクロックは、少なくともJTAGクロックよりも2倍の速さにする必要があります。

SPI Slave to Avalon® Master BridgeコアおよびJTAG to Avalon® Master Bridgeコアは、トランザクション・データを含むエンコードされたバイトストリームをそれぞれの物理インターフェイスで受け入れ、それぞれの Avalon® -MMインターフェイスで Avalon® -MMトランザクションを開始します。各ブリッジは、次のコアで構成されます。これらは、プラットフォーム・デザイナーでスタンドアロンのコンポーネントとして使用することができます (JTAG to Avalon® ストリーミング・インターフェイス・ブロックを除く)。

  • Avalon® -STシリアル・ペリフェラル・インターフェイス — 着信データをビットで受け入れ、それらをバイトにパッキングします。
  • JTAG to Avalon® ストリーミング・インターフェイス・ブロック — カスタムブロックであり、着信データをビットで受け入れ、それらをバイトにパッキングします。
  • Avalon® -ST Bytes to Packets Converter — パケットをエンコードされたバイトストリームに変換します。同様に、エンコードされたバイトストリームをパケットに変換します。
  • Avalon® -ST Packets to Transactions Converter — 特定のプロトコルに従ってエンコードされたデータを含むパケットを Avalon® -MMトランザクションに変換し、同じプロトコルを使用して応答をパケットにエンコードします。
  • Avalon® -STシングルクロックFIFO Avalon® -ST JTAGインターフェイス・コアからのデータをバッファーします。FIFOは、JTAG to Avalon® Master Bridgeでのみ使用されます。

    ブリッジでバイトの着信ストリームを正常に Avalon® -MMトランザクションに変換するには、コアで使用されているプロトコルに従いバイトのストリームを構築する必要があります。

注: JTAG Avalon Master Bridgeコンポーネントを、このコンポーネントのマスター・インターフェイスにバックプレッシャーするスレーブに接続している場合に、システムコンソールのmaster_write_from_fileコマンドを使用すると、マスター・インターフェイスでデータの損失が発生する、もしくはシステムコンソールでコマンドがハングする場合があります。
図 17. ビットから Avalon® -MMトランザクション (書き込み)次の例は、書き込みトランザクションにおいてバイトストリームがブリッジ内のさまざまなレイヤーを介して転送される際にどのように変化するかを示しています。
図 18. 書き込み応答MOSIバスを介して書き込みトランザクション・パケットを送信すると、マスターはMOSIバスで8バイトのIDLEトランザクションを開始し、MISOバスから書き込み応答を取得する必要があります。次の図は、MISOバスのブリッジで構築される書き込み応答トランザクションを示しています。コマンドの最上位ビットは反転されます。
図 19. ビットから Avalon® -MMトランザクション (読み出し)次の図は、読み出しトランザクションにおいてバイトストリームがブリッジ内のさまざまなレイヤーを介して転送される際にどのように変化するかを示しています。
図 20. 読み出し応答MOSIバスを介して読み出しトランザクションを送信すると、マスターはMOSIバスでIDLEトランザクションを開始し、MISOバスから読み出し応答を取得する必要があります。Avalonスレーブデバイスが読み出しデータを返していない場合は、読み出しデータを受信するまでブリッジは0x4Aを返します。読み出しデータをブリッジで受信すると、ブリッジはチャネルバイトを最初のバイトとして送信し、それにSOPとデータバイトが続きます。次の図は、MISOバスのブリッジで構築される読み出し応答トランザクションを示しています。